Přečtěte si o jádru IP filtru FPGA-IPUG-02043-1.6 FIR Filter pro zařízení FPGA LatticeXP2, LatticeECP3 a LatticeECP5. Vylepšete zpracování signálu pomocí konfigurací přizpůsobených různým kanálům a odbočkám. Prozkoumejte kompatibilitu návrhových nástrojů a podrobnosti o využití zdrojů.
Seznamte se s výhodami použití jádra IP Internal Oscillator v zařízeních Intel, jako jsou MAX II, MAX V a MAX 10. AN 496 poskytuje design exampšetří místo na desce a náklady spojené s externími obvody pro taktování. Snižte počet komponent a snadno implementujte různé protokoly rozhraní.
Naučte se používat ALTERA_CORDIC IP Core s funkcemi s pevným bodem a CORDIC algoritmem. Tato uživatelská příručka poskytuje funkční popisy, parametry a signály pro generování kódu VHDL a Verilog HDL. Podporuje Intel DSP IP Core Device Family.
V této uživatelské příručce se dozvíte o Altera High-speed Reed-Solomon IP Core. Plně parametrizovatelné jádro IP, vhodné pro 10G/100G ethernetové aplikace, nabízí vysoký výkon kodéru nebo dekodéru větší než 100 Gb/s pro detekci a opravu chyb. Získejte všechny funkce a související odkazy v této komplexní příručce.