Procesor i.MX 8M Mini Applications
Návod k použití
Procesor i.MX 8M Mini Applications
Předview referenční příručky i.MX 8M Mini Applications Processor
Získejte celý referenční manuál (5319 stran, PDF)
Číslo dokumentu: IMX8MMRM
Rev.3, 11/2020
Kapitola 1 Úvod
1.1 Konec produktuview
Tato kapitola představuje architekturu aplikačního procesoru i.MX 8M Mini. i.MX 8M Mini je rodina produktů zaměřených na poskytování vynikajícího video a audio zážitku, kombinující funkce specifické pro média s vysoce výkonným zpracováním optimalizovaným pro nízkou spotřebu energie.
1.2 Cílové aplikace
Procesor i.MX 8M Mini Media Applications je zkonstruován tak, aby dosahoval vysokého výkonu a nízké spotřeby energie a spoléhá na výkonný plně koherentní jádrový komplex založený na quad clusteru Cortex-A53 s video a grafickými akcelerátory. Řada i.MX 8M poskytuje další výpočetní zdroje a periferie:
- Pokročilé bezpečnostní moduly pro bezpečné spouštění, akceleraci šifrování a podporu DRM
- Univerzální procesor Cortex-M4 pro zpracování s nízkou spotřebou
- Široká škála audio rozhraní včetně I2S, AC97, TDM a S/PDIF
- Velká sada periferií, která se běžně používají na spotřebitelských/průmyslových trzích, včetně USB 2.0, PCIe a Ethernet
1.3 Zkratky a zkratky
Níže uvedená tabulka obsahuje akronymy a zkratky použité v tomto dokumentu.
Zkratky a zkrácené termíny
Zkratky a zkratky
Období | Význam |
ADC | Analogově-digitální převodník |
AHB | Pokročilá vysoce výkonná sběrnice |
AIPS | Zajistěte sběrnici IP |
ALU | Aritmetická logická jednotka |
AMBA | Pokročilá architektura sběrnice mikrokontroléru |
APB | Pokročilá periferní sběrnice |
ASRC | Asynchronní Sample Převodník sazeb |
AXI | Pokročilé eXtensible Interface |
BIST | Vestavěný autotest |
CA/CM | Rameno Cortex-A/Cortex-M |
CAAM | Modul kryptografické akcelerace a zajištění |
CA53 | Jádro ARM Cortex A53 |
CAN | Controller Area Network |
CPU | Centrální procesorová jednotka |
CSI | Rozhraní snímače CMOS |
CSU | Ústřední bezpečnostní jednotka |
CTI | Cross Trigger Interface |
D-cache | Datová mezipaměť |
DAP | Ladit přístupový port |
DDR | Dvojitá rychlost přenosu dat |
DMA | Přímý přístup do paměti |
DPLL | Digitální smyčka fázového závěsu |
DOUŠEK | Dynamická paměť s náhodným přístupem |
ECC | Chyba při opravě kódů |
CSPI | Vylepšené konfigurovatelné SPI |
LIPPI | SPI s nízkým výkonem |
EDMA | Vylepšený přímý přístup do paměti |
CÍL | Modul externího rozhraní |
ENET | Ethernet |
UPRAVIT | Vylepšený časovač periodického přerušení |
EPROM | Vymazatelná programovatelná paměť pouze pro čtení |
ETF | Embedded Trace FIFO |
POLOŽKA | Vložená makrobuňka trasování |
FIFO | First-In-First-Out |
GO | Obecný řadič přerušení |
GPC | Obecný regulátor výkonu |
GPIO | General-Purpose I/O |
GPU | Obecný registr |
GPS | Globální polohovací systém |
GPT | Univerzální časovač |
GPU | Jednotka grafického zpracování |
Kapitola 1 Úvod
Období | Význam |
GPV | Globální programátoři View |
HAB | High-Assurance Boot |
I-cache | Instrukční mezipaměť |
I2C nebo I2C | Inter-Integrated Circuit |
IC | Integrovaný obvod |
IEEE | Ústav elektrotechnických a elektronických inženýrů |
COMIX | Vstupně-výstupní multiplexer |
IP | Duševní vlastnictví |
IrDA | Infrared Data Association |
JTAG | Joint Test Action Group (protokol sériové sběrnice obvykle používaný pro testovací účely) |
ELCDIF | Rozhraní displeje z tekutých krystalů |
LDO | Low-Dropout |
LIFO | Last-In-First-Out |
LRU | Nejméně uživaný v poslední době |
LSB | Nejméně významný bajt |
LUT | Vyhledávací tabulka |
LVDS | Nízký objemtage Diferenciální signalizace |
MAC | Střední kontrola přístupu |
MCM | Různé řídicí moduly |
MMC | Multimediální karta |
MSB | Nejvýznamnější bajt |
MT / s | Mega přenosy za sekundu |
OCRAM | Paměť s náhodným přístupem na čipu |
CHOBOTNICE | Jednorázový programovatelný ovladač na čipu |
PCI | Propojení periferních součástí |
PCIe | PCI Express |
PCMCIA | Mezinárodní asociace pro paměťové karty osobních počítačů |
PGC | Power Gating Controller |
PIC | Programovatelný řadič přerušení |
PMU | Jednotka správy napájení |
POR | Reset při zapnutí |
PSRAM | Pseudo-statická paměť s náhodným přístupem |
PWM | Pulsní šířková modulace |
PXP | Pixel Pipeline |
QoS | Kvalita služeb |
R2D | Radiány na stupně |
RISC | Redukovaná instrukční sada Computing |
ROM | Paměť pouze pro čtení |
ROMCP | ROM řadič s patchem |
RTOS | Operační systém v reálném čase |
Rx | Dostávat |
Vlastnosti
Období | Význam |
SAI | Synchronní audio rozhraní |
SKU | Řídicí jednotka Snoop |
SD | Secure Digital |
STUDIO | Zabezpečený digitální vstup/výstup |
SDLC | Synchronní řízení datového spojení |
CDMA | Inteligentní DMA |
SIM | Modul identifikace předplatitele |
SNVS | Zabezpečené energeticky nezávislé úložiště |
SoC | Systém na čipu |
SPBA | Sdílený arbitrážní periferní sběrnice |
SPDIF | Digitální rozhraní Sony Phillips |
SPI | Sériové periferní rozhraní |
SRAM | Statická paměť s náhodným přístupem |
SRC | Ovladač resetování systému |
TFT | Tenkovrstvý tranzistor |
TÉMA | Jednotka rozhraní trasování portu |
TYGR | Čas svamp Generátor |
Tx | Přenést |
ÚKOL | TrustZone řadič adresního prostoru |
VOZÍK | Univerzální asynchronní přijímač/vysílač |
USB | Univerzální sériová sběrnice |
USDHC | Ultra Secure Digital Host Controller |
WDOG | Hlídací pes |
WLAN | Bezdrátová místní síť |
WXGA | Široké rozšířené grafické pole |
1.4 Vlastnosti
1.4.1 Platforma Arm Cortex-A53 MPCoreTM
Aplikační procesory řady i.MX 8M jsou založeny na platformě Arm Cortex-A53 MPCoreTM, která má následující vlastnosti:
- Čtyři symetrické procesory Cortex-A53, včetně
- 32 KB L1 Instrukční mezipaměť
- 32 KB datová mezipaměť L1
Pokračujte ve čtení této referenční příručky
Získejte celou referenční příručku (5319 stran, PDF)
Zůstaňte informováni, když se aktualizují zdroje návrhu související s tímto produktem.
Přejděte na i.MX 8M Mini
Referenční příručka aplikačního procesoru i.MX 8M Plus, Rev. 1, 06/2021
Polovodiče NXP
Dokumenty / zdroje
![]() |
NXP i.MX 8M Mini Applications Procesor [pdfNávod k obsluze i.MX 8M Mini Applications Processor, Mini Applications Processor, Applications Processor, Processor |