GOWIN GW5AS Series Produktový balíček FPGA a uživatelská příručka Pinout

 

O této příručce

 Účel

Tato příručka představuje produkt řady FPGA Gowin GW5AS
balíček a poskytuje definice pinů, seznam čísel pinů, distribuci pinů viewa schémata balení.

Související dokumenty

Nejnovější uživatelské příručky jsou k dispozici na GOWINSEMI Webmísto.
Související dokumenty naleznete na www.gowinsemi.com:

Terminologie a zkratky

Terminologie a zkratky použité v této příručce jsou uvedeny v Tabulka 1-1.

Tabulka 1-1 Terminologie a zkratky

Terminologie a zkratky Význam
FPGA Polní programovatelné hradlové pole
GPIO Gowin programovatelný vstup/výstup
UG Balíček UBGA

Podpora a zpětná vazba

Gowin Semiconductor poskytuje zákazníkům komplexní
technickou podporu. Máte-li jakékoli dotazy, připomínky nebo návrhy, neváhejte nás kontaktovat přímo následujícími způsoby.
Webmísto: www.gowinsemi.com
E-mail: podpora@gowinsemi.com

Nadview

Zařízení GOWINSEMI GW5AS-138 jsou 5. generací rodiny Arora, s bohatými interními zdroji, novou architekturou a vysokou

výkon DSP podporující operace AI, vysokorychlostní rozhraní LVDS a bohaté zdroje BSRAM. Zařízení GW5AS-138 zároveň integrují hardcore procesor RiscV AE350_SOC, vlastní DDR3 a poskytují různé balíčky. Jsou vhodné pro aplikace, jako je nízká spotřeba, vysoký výkon a kompatibilita.

Gowin poskytuje novou generaci hardwarového vývojového prostředí FPGA, které podporuje syntézu FPGA, umístění a směrování, generování a stahování bitových proudů atd.

Balíček bez PB

Produkty řady FPGA GW5AS neobsahují PB v souladu s environmentálními směrnicemi EU RoHS. Látky používané v produktech řady FPGA GW5AS jsou plně v souladu s normami IPC-1752.

Balíček a Max. Informace o I/O uživatele

Tabulka 2-1 Balení, Max. Uživatelské I/O informace a páry LVDS

Balík Rozteč (mm) Velikost (mm) Velikost e-padu (mm) GW5AS-25 GW5AS-138
UG324A 0.8 15 x 15 221 (106)
UG256 0.8 14 x 14 144 (68)

Poznámka!

Zkratky typu balení použité v této příručce viz 1.3 Terminologie a Zkratky.

Napájecí kolíky

Tabulka 2-2 Napájecí kolíky GW5AS

VCCIO0 VCCIO1 VCCIO2 VCCIO3
VCCIO4 VCCIO5 VCCIO6 VCCIO7
VCCIO10 VCC VCCX VCC_EXT
VCCC VCC_REG M0_VDDX M1_VDDX
M0_VDD_12 VQPS VSS

Počet pinů

Počet kolíků GW5AS-138

Tabulka 2-3 Počet kolíků GW5AS-138

Typ kolíku GW5AS-138
UG324A
 

 

 

 

Jednostranný vstup/výstup/diferenční pár/LVDS[1]

BANKA0 0. 0. 0
BANKA1 0. 0. 0
BANKA2 50. 24. 24
BANKA3 0. 0. 0
BANKA4 50. 24. 24
BANKA5 50. 24. 24
BANKA6 50. 24. 24
BANKA7 10. 4. 4
BANKA10 12. 6. 6
BANKA11 0. 0. 0
Max. I/O uživatele[2] 221
Diferenciální pár 106
Skutečný výstup LVDS 106
VCCIO2 6
VCCIO4 6
VCCIO5 6
VCCIO6 6
VCCIO7 1
VCC/VCCC 14
VCC_REG 1
VCCIO10 1
VCCX/M0_VDDX/M1_VDDX 4
VSS 48
MODE0 1
MODE1 1
MODE2 1

 

 

Typ kolíku

GW5AS-138
UG324A
NC 5

Poznámka!

  • [1] Počet jednostranných/diferenciálních I/O zahrnuje piny CLK a stahování
  • [2] Pin RECONFIG_N nelze multiplexovat jako I/O.

Počet kolíků GW5AS-25

Tabulka 2-4 Počet kolíků GW5AS-25

 

Typ kolíku

GW5AS-25
UG256
 

 

 

 

Jednostranný vstup/výstup/diferenční pár/LVDS[1]

BANKA0 1. 0. 0
BANKA1 8. 4. 4
BANKA2 19. 9. 9
BANKA3 28. 14. 14
BANKA4 35. 17. 17
BANKA5 27. 13. 13
BANKA6 12. 6. 6
BANKA7 10. 5. 5
BANKA10 4. 2. 0
BANKA11 0. 0. 0
Max. Uživatelský vstup/výstup 144
Diferenciální pár 70
Skutečný výstup LVDS 68
VCCIO0/VCCIO1/VCCIO10/VCCIO2/ VCCIO6/VCCIO7 3
VCCIO3/VCCIO4 2
VCCIO5 2
M0_VDDX/VCCX 1
M0_VDD_12 1
VCC_EXT 8
VCC_REG 1
VQPS 1
VSS 23
MODE0 1
MODE1 1
MODE2 1
NC 0
MCU 30

Poznámka!

[1] Počet jednostranných/diferenciálních I/O zahrnuje piny CLK a piny stahování.

Úvod do I/O BANKY

GW5AS-25 má osm GPIO bank. Kromě toho je banka 10 JTAG Banka, Banka 11 je rezervovaná banka.
Vidět DS1105, GW5AS-25 Data Sheet > 2.3 Vstupní/Výstupní bloky pro podrobnosti.
GW5AS-138 má šest GPIO bank (Bank2~7) a banku pro konfiguraci (Bank 10).
Vidět DS1114, GW5AS-138 Data Sheet > 2.3 Vstupní/Výstupní bloky pro podrobnosti.
Tato příručka poskytuje rozdělení kolíků view řady GW5AS produktů FPGA. Podrobnosti naleznete v kapitole 3 View Pin  
Rozdělení. I/O banky, které tvoří řadu produktů FPGA GW5AS, jsou označeny různými barvami.
Pro uživatelské I/O, napájení a uzemnění se používají různé symboly a barvy. Různé symboly a barvy používané pro různé kolíky jsou definovány takto:

View distribuce pinů

View distribuce vývodů GW5AS-138

 View distribuce kolíků UG324A

Obrázek 3-1 View distribuce kolíků GW5AS-138 UG324A (nahoře View)

Tabulka 3-1 Další kolíky v GW5AS-138 UG324A

VCCIO2 C13,H18,G15,K14,A17,D16
VCCIO4 N13,U15,T12,P16,L17,V18
VCCIO5 K4,V8,T2,N3,U5P6
VCCIO6 D6,F2,G5,A7,J1,C3
VCCIO7 B10
VCCIO10 R9
VCC/VCCC N7,F8,G7,L7,H8,L11,N9,M10,J11,K8,J7,G9,N11,M 8
VCC_REG H10
VCCX/M0_VDDX/M1_VDDX H12,K12,F12,M12
 

VSS

A12,A2,B15,B5,C18,C8,D11,D1,E14,E4,F17,F11,F 9,F7,G12,G10,G8,H13,H11,H7,H3,J16,J12,J8,J6, K11,K7,L12,L8,L2,M15,M11,M9,M7,M5,N18,N12,N 10,N8,P1,R14,R4,T17,T7,U10,V13,H9,V3

View distribuce vývodů GW5AS-25

View distribuce pinů UG256

Obrázek 3-2 View distribuce kolíků GW5AS-138 UG324A (nahoře View)

Tabulka 3-2 Další kolíky v GW5AS-25 UG256

VCCIO0/VCCIO1/VCCIO10/ VCCIO2/VCCIO6/VCCIO7 H10, K9, G9
VCCIO3/VCCIO4 M4, N5
VCCIO5 D5, J7
M0_VDDX/VCCX G8
M0_VDD_12 E4
VCC_EXT G10,A1,G7,T16,T1,K10,K7,A16
VCC_REG H7
VQPS K8
VSS B15,C3,C14,D4,E5,E12,F6,F11,H8,H9,J8,J9,L6,L 11,M5,M12,N4,N13,P3,P14,R2,R15,B2

Přehled balíčku 4.1 UG324A (15 mm x 15 mm, GW5AS-138)

Obrázek 4-2 Doporučené rozmístění PCB UG324A

4.2 UG256 obrys balíčku (14 mm x 14 mm, GW5AS-25)

Obrázek 4-4 Doporučené rozmístění PCB UG256

 

 

Přečtěte si více o této příručce a stáhněte si PDF:

Dokumenty / zdroje

Balíček produktů FPGA a Pinout řady GOWIN GW5AS [pdfUživatelská příručka
GW5AS-25, GW5AS-138, GW5AS řada produktů FPGA balíček a Pinout, GW5AS řada, GW5AS řada FPGA produkty, FPGA produkty balíček a pinout, FPGA produkty, FPGA

Reference

Zanechte komentář

Vaše emailová adresa nebude zveřejněna. Povinná pole jsou označena *